10CL006YE144I7G menyediakan get boleh atur cara berketumpatan tinggi, sumber atas kapal dan I/O universal. Sumber-sumber ini boleh memenuhi keperluan pengembangan I/O dan antara muka cip ke cip.
10CL006YE144I7G menyediakan get boleh atur cara berketumpatan tinggi, sumber atas kapal dan I/O universal. Sumber-sumber ini boleh memenuhi keperluan pengembangan I/O dan antara muka cip ke cip.
10CL006YE144I7G telah dioptimumkan untuk penggunaan kuasa statik kos rendah dan rendah, menjadikannya pilihan ideal untuk aplikasi skala besar dan sensitif kos.
Ciri-ciri Produk
Kos rendah, struktur FPGA berkuasa rendah
Pilihan voltan isirong 1.0 V dan 1.2 V
Elemen Logik (LE) - Empat Jadual Carian Input (LUT) dan Daftar
Satu mod pengganda 18x18 atau dua 9x9 yang boleh dilantunkan
IP DSP lengkap untuk pecutan algoritma
Sehingga 15 pin jam khusus, mampu memacu sehingga 20 jam global
Sehingga empat PLL universal
Menyediakan pengurusan jam yang berkuasa dan keupayaan sintesis
Menyokong pelbagai piawaian I/O
Fungsi I/O boleh atur cara
Pemancar dan penerima LVDS sebenar dan analog LVDS
Pada Terminal Cip (OCT)
permohonan
Perindustrian dan Automotif
Penyiaran, berwayar dan tanpa wayar
Pengiraan dan penyimpanan
Perubatan, Pengguna dan Tenaga Pintar